ЛОГИЧЕСКИЙ ЭЛЕМЕНТ ПЛИС-FPGA ДЛЯ РЕАЛИЗАЦИИ ДНФ

Авторы

  • С. Ф. Тюрин Пермский национальный исследовательский политехнический университет
  • А. М. Морозов Пермский национальный исследовательский политехнический университет
  • И. С. Понуровский Пермский национальный исследовательский политехнический университет

Ключевые слова:

программируемая логическая интегральная схема (ПЛИС), логический элемент (ЛЕ), конфигурируемый логический блок (КЛБ), совершенная дизъюнктивная нормальная форма (СДНФ), дизъюнктивная нормальная форма (ДНФ)

Аннотация

Предлагается и исследуется логический элемент программируемых логических интегральных схем типа FPGA в составе конфигурируемого логического блока. Традиционно логический элемент реализует логические функции в ДНФ. Однако сложность такой реализации резко увеличивается по мере возрастания числа переменных. Предлагаемый логический элемент снижает затраты на реализацию логических функций.

Биографии авторов

С. Ф. Тюрин, Пермский национальный исследовательский политехнический университет

Пермский национальный исследовательский политехнический университет

А. М. Морозов, Пермский национальный исследовательский политехнический университет

студент

И. С. Понуровский, Пермский национальный исследовательский политехнический университет

аспирант

Библиографические ссылки

Цыбин С. Программируемая коммутация ПЛИС: взгляд изнутри [Электронный ресурс]. – URL: http://www.kit-e.ru/articles/plis/2010_11_56.php 12.11.12 г.

Look up table implementation of fast carry for adders and counters: US 005274581A, 28.12.1993.

T SRAM Cell [Электронный ресурс]. – URL: http://www.iue.tuwien.ac.at/phd/entner/node34.html 12.12.12 г.

Тюрин С. Ф., Греков А. В., Набатов А. В. Микропрограммно-аппаратное восстановление логики программируемых логических интегральных схем с использованием функционально-полных толерантных элементов // Научно-технические ведомости СПбГПУ. Информатика. Телекоммуникации. Управление. – 2012. – № 1(140). – С. 107–112.

А. с. (СССР) № 1444892, G11C17/00, GO6F7/00. Программируемое логическое устройство / С. Ф. Тюрин, В. С. Харченко, С. Н. Ткаченко В. Я., Жихарев, В. П. Улитенко. Опубл. БИ № 46, 1988.

Тюрин С. Ф. Проблема сохранения функциональной полноты булевых функций при «отказах» аргументов // Автоматика и телемеханика. – 1999. – № 9. – С. 176–186.

Tyurin S., Kharchenko V. Redundant Basises for Critical Systems and Infrastructures: General Approach and Variants of Implementation Proceedings of the 1st International Workshop on Critical Infrastructures Safety and Security, Kirovograd, Ukraine 11–13, May, 2011 / Tyurin S., Kharchenko V., Tagarev V. (edits). – Vol. 2. – P. 300–307.

Загрузки

Опубликован

15.06.2013

Как цитировать

Тюрин, С. Ф., Морозов, А. М., & Понуровский, И. С. (2013). ЛОГИЧЕСКИЙ ЭЛЕМЕНТ ПЛИС-FPGA ДЛЯ РЕАЛИЗАЦИИ ДНФ. Вестник ИжГТУ имени М.Т. Калашникова, (2), 095–098. извлечено от https://izdat.istu.ru/index.php/vestnik/article/view/2211

Выпуск

Раздел

Статьи